### Circuiti digitali

#### L'invertitore ideale



#### L'invertitore reale: definizione dei livelli logici (1/2)





#### L'invertitore reale: definizione dei livelli logici (2/2)

- $V_L$  Tensione nominale corrispondente a uno stato logico basso all'uscita di un invertitore per  $v_i = V_H$
- $V_H$  Tensione nominale corrispondente a uno stato logico alto all'uscita di un invertitore per  $v_i = V_L$
- $\bullet$   $V_{IL}$  Massima tensione di ingresso riconosciuta come livello logico basso
- $\bullet$   $V_{IH}$  Massima tensione di ingresso riconosciuta come livello logico alto
- V<sub>OH</sub> –Tensione di uscita corrispondente alla tensione di ingressoV<sub>IL</sub>
- $\bullet$   $V_{OL}$  Tensione di uscita corrispondente alla tensione di ingresso $V_{IH}$

#### Margini di rumore

- I margini di rumore rappresentano dei "margini di sicurezza" che evitano che la porta logica possa produrre dei livelli logici errati in presenza di rumore sovrapposto al segnale di ingresso
- I margini di rumore sono definiti per ingresso logico basso e per ingresso logico alto:

$$NM_L = V_{IL} - V_{OL}$$

margine di rumore associato con ingresso logico basso

$$NM_H = V_{OH} - V_{IH}$$

margine di rumore associato con ingresso logico alto

#### Margini di rumore



#### Risposta dinamica di una porta logica



#### Tempi di salita e tempi di discesa

- Il tempo di salita ( $t_r$ : rise time) di un segnale è il tempo affinché il segnale passi dal 10% al 90% della escursione  $V_H$   $V_L$
- Il tempo di discesa ( $t_f$ : fall time) di un segnale è il tempo affinché il segnale passi dal 90% al 10% della escursione  $V_H$   $V_L$
- Le tensioni corrispondenti ai punti al 10% e al 90% sono definite in funzione di  $V_L$ , di  $V_H$  e della escursione logica  $DV = V_H V_L$ :

$$V_{10\%} = V_L + 0.1\Delta V$$

$$V_{90\%} = V_L + 0.9\Delta V = V_H - 0.1\Delta V$$

#### Ritardo di propagazione

• Il ritardo di propagazione descrive la differenza fra gli istanti in cui i segnali di ingresso e di uscita raggiungono i rispettivi punti al 50%:

$$V_{50\%} = \frac{V_{\rm H} + V_{\rm L}}{2}$$

• Il tempo di propagazione per la transizione alto-basso dell'uscita è indicato con  $\tau_{PHL}$ , e quello della transizione bassoalto con  $\tau_{PLH}$ . In generale questi due ritardi non sono uguali tra loro, quindi si definisce il **ritardo medio di propagazione**  $\tau_{P}$ :

$$t_{\rm P} = \frac{t_{\rm PHL} + t_{\rm PLH}}{2}$$

#### Potenza dissipata

Potenta fornita dell'alimentarione
Limita il numero di crasti realizzati su uno etcsso chip
Poliss = Potatica + Polineura
quando
l'insutitore commutazione
sta in 1
o in p

### Potenza dissipata statica



#### Potenza dissipata dinamica

- Polinamica: e) Carra e scarica di C b) combro stato obll'inventitore



#### Potenza dissipata dinamica

### **Progettazione VLSI**

#### Densità di potenza



Source: Fred Pollack, Intel, Micro32

#### Prodotto ritardo-potenza dissipata

POTENZA DISSIPATA ED IL RITARDO DI PROPAGAZIONE IN CONCORRENZA TRA DI LORO

#### Prodotto ritardo-potenza dissipata

• Il prodotto ritardo-potenza dissipata è un modo per confrontare le prestazioni di famiglie logiche differenti e rappresenta la quantità di energia per effettuare una operazione logica

pa diminure Poliss des aumentare R

$$PDP = Pt_{p}$$



#### Fan-in e fan-out

- *Fan-out* è il massimo numero di porte logiche (uguali a quella considerata) che possono essere connesse in uscita a una data porta mantenendo la degradazione del segnale di uscita in limiti accettabili
- Fan-in è il massimo numero di ingressi (e quindi il massimo numero di variabili) che il circuito in esame può accettare con una degradazione del segnale di uscita che non superi le specifiche ammesse

#### Porte logiche elementari





NOR 
$$Y = \overline{A + B}$$

A

B

Y

0 0 1 0
1 0 0
1 1 0







## Porte logiche elementari realizzate con interruttori ideali



Tabella della verità

| Α | В | Y |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |





Fig. 2

Tabella della verità

| Α | В | Y |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |





Tabella della verità

| Α           | В           | ΙY          |
|-------------|-------------|-------------|
| 0<br>0<br>1 | 0<br>1<br>0 | 0<br>1<br>1 |
| 1           | 1           | 1           |





Fig. 4

Tabella della verità



#### Tecnologie integrate digitali e famiglie logiche



# Equivalenza tra porte logiche per effetto dei teoremi di De Morgan

#### Teoremi di De Morgan

$$\overline{A+B} = \overline{A} \times \overline{B}$$

$$\overline{A \times B} = \overline{A} + \overline{B}$$





$$A \longrightarrow Y = \overline{A \cdot B}$$



#### Esempio

$$Y = ABC + \overline{C}D = \overline{ABC} + \overline{\overline{C}D} = \overline{\overline{ABC}} \times \overline{\overline{C}D}$$







#### Forme canoniche delle funzioni binarie

Esempio: mintermini e maxtermini di una funzione di tre variabili

| Variabili |   | Mintermini | Maxtermini                  |                                              |
|-----------|---|------------|-----------------------------|----------------------------------------------|
| A         | В | C          |                             |                                              |
| 0         | 0 | 0          | $\overline{ABC}$            | A+B+C                                        |
| 0         | 0 | 1          | $\overline{ABC}$            | $A+B+\overline{C}$                           |
| 0         | 1 | 0          | $\overline{A}B\overline{C}$ | $A + \overline{B} + C$                       |
| 0         | 1 | 1          | $\overline{A}BC$            | $A + \overline{B} + \overline{C}$            |
| 1         | 0 | 0          | $A\overline{B}\overline{C}$ | $\overline{A} + B + C$                       |
| 1         | 0 | 1          | $A\overline{B}C$            | $\overline{A} + B + \overline{C}$            |
| 1         | 1 | 0          | $AB\overline{C}$            | $\overline{A} + \overline{B} + C$            |
| 1         | 1 | 1          | ABC                         | $\overline{A} + \overline{B} + \overline{C}$ |

## Esempio di espressione di una funzione logica come prodotto di mintermini





#### **OR-esclusivo (XOR)**





$$Y = A \mathring{A} B = A \overline{B} + \overline{A}B$$

